EPM7160S
浏览次数:0
EPM7160S Features:
· 高效能和EEPROM的可编程逻辑器件(PLD)的第二代基于Max®架构
· 5.0- V在系统可编程能力(ISP),通过内置的IEEE标准。
- 联合测试行动组(JTAG)接口提供最大7000S设备
- ISP的电路与IEEE标准兼容。
· 包括5.0- V的MAX 7000器件和5.0- V的互联网服务供应商的最大7000S设备
· 内置JTAG边界扫描测试(BST)于最大7000S电路设备与128或更多的宏单元
· 与总EPLD的逻辑密度范围从600到家庭5000实用
· 5- ns的引脚到引脚的逻辑延时高达175.4 MHz的计数器频率(包括互连)
· PCI兼容的设备可用
详细技术资料请参考:
EPM7160S数据手册:EPM7160S.PDF
联系方式:010-62245566 13810019655
(仅限学习、研究等合法用途)
· 高效能和EEPROM的可编程逻辑器件(PLD)的第二代基于Max®架构
· 5.0- V在系统可编程能力(ISP),通过内置的IEEE标准。
- 联合测试行动组(JTAG)接口提供最大7000S设备
- ISP的电路与IEEE标准兼容。
· 包括5.0- V的MAX 7000器件和5.0- V的互联网服务供应商的最大7000S设备
· 内置JTAG边界扫描测试(BST)于最大7000S电路设备与128或更多的宏单元
· 与总EPLD的逻辑密度范围从600到家庭5000实用
· 5- ns的引脚到引脚的逻辑延时高达175.4 MHz的计数器频率(包括互连)
· PCI兼容的设备可用
详细技术资料请参考:
EPM7160S数据手册:EPM7160S.PDF
联系方式:010-62245566 13810019655
(仅限学习、研究等合法用途)